今天小编分享的科技经验:三星最后的防线,失守?,欢迎阅读。
三星现在感到很慌。
并不是自家的三星手机卖不动了,而是在存储市场份额依旧保持领先的情况下,被另一家韩国厂商在技术上不断超越。
据韩媒消息,近日 SK 海力士宣布已开始量产全球首款 321 层 1Tb TLC NAND 闪存,该产品通过垂直堆叠 321 层存储单元,每个单元可存储 3 比特数据,实现了 1Tb 的总容量,新产品的数据传输速度较上一代提升 12%,读取性能提高 13%,并且数据读取的电力效率提升超过 10%。
值得注意的是,这一进度已经快于业内 NAND 龙头三星,SK 海力士相关人士表示:" 通过 321 层 NAND,我们计划积极响应人工智能(AI)低功耗高性能的新兴市场,逐步扩大产品应用范围。"
这一消息迅速在存储业界引发了热议,从 DRAM 到 HBM,再到 NAND,三星一再落后于海力士,这位巨头精心经营三十余年的存储帝国,真的要面临一场崩塌了吗?
HBM 落后
先是目前业界最热的 HBM,毫无疑问,SK 海力士无论是市场份额还是技术推进,都遥遥领先于三星。
HBM 的历史可以追溯到十多年前,AMD 在收购 ATI 后,开始研究更先进的显存技术,当时的 GDDR 陷入到了内存带宽和功耗控制的瓶颈,而 AMD 就打算用先进的 TSV 技术打造立体堆栈式的显存颗粒,让 " 平房 " 进化为 " 楼房 ",通过硅中介层让显存连接至 GPU 核心,最后封装到一起,实现显存位宽和传输速度的提升。
当时 AMD 的合作伙伴就是 SK 海力士,经过多年研发后,两家厂商联合推出了初代 HBM 产品,这一产品也被定为了 JESD235 行业标准,初代 HBM 的工作频率约为 1600 Mbps,漏极电源电压为 1.2V,芯片密度为 2Gb(4-hi),带宽达 4096bit,远超 GDDR5 的 512bit。
新技术的诞生并非一帆风顺,AMD 后续在消费端显卡里取消了 HBM 显存,而海力士也没有因为这一新内存标准而获利,此时三星却找到了机会,通过这一通用的行业标准,三星成为了英伟达 Tesla P100 显卡中 HBM2 显存的供应商,这也成了三星的高光时刻之一。
但三星在 HBM 上的优势并未保持多久,2021 年 10 月,海力士率先量产 HBM 的第四代产品—— HBM3,截至目前,SK 海力士几乎包揽了英伟达的 HBM3 的供应,曾经更快量产 HBM2 的三星,却还没有明显的 HBM3 的供应表现。
问题出在了哪里呢?
原来在 HBM 这项技术上,三星和 SK 海力士各自采用不同的封装方法。SK 的选择是回流焊成型底部填充 ( MR-MUF ) 方法,在烤箱中同时烘烤所有层,而三星则采用了热压缩非导电膜 ( TC NCF ) 技术,在每层之间用薄膜堆叠芯片。
SK 海力士的 MR-MUF 技术可一次性封装多层 DRAM。在 DRAM 下方,有用于连接芯片的铅基 " 凸块 ",MR 技术涉及加热并同时熔化所有这些凸块以进行焊接。连接所有 DRAM 后,将执行称为 MUF 的工艺来保护芯片,通过注入一种以出色的散热性而闻名的环氧密封化合物来填充芯片之间的间隙并将其封装起来,然后通过施加热量和压力使组件变硬,从而完成 HBM。SK 海力士将此过程描述为 " 像在烤箱中烘烤一样均匀地施加热量并一次性粘合所有芯片,使其稳定而高效。"
三星的 TC NCF 被称为 " 非导电薄膜热压 ",与 MR-MUF 略有不同。其每次堆叠芯片时,都会在各层之间放置一层非导电粘合膜。该膜是一种聚合物材料,用于将芯片彼此隔离,并保护连接点免受冲击。三星逐步降低了 NCF 材料的厚度,将其降至 12 层第五代 HBM3E 的 7 微米 ( µm ) 。三星表示:" 这种方法的优点是可以最大限度地减少随着层数增加和芯片厚度减小而可能发生的翘曲,使其更适合构建更高的堆栈。"
但三星显然出现了判断失误,TC NCF 远不如 MR-MUF 来得稳定,据海外分析师表示,三星 HBM3 芯片的生产良率约为 10%~20%,而 SK 海力士的 HBM3 良率可达 60%~70%。
韩国业内人士表示:" 三星似乎在用于 HBM 封装的 TC-NCF 工艺中面临产能问题,仅仅因为他们在内存半导体领網域的主导地位,就认为他们的技术天生就适用,这种想法已经过时了。三星的 HBM3E 样品的功耗是 SK 海力士的两倍多,这些问题导致人们批评其性能相对于功耗太低。"
尽管三星已经在尽力解决自己 HBM 芯片的过热问题了,但截至目前为止,三星所生产的 HBM3E 还没有正式进入英伟达的供应链,据彭博社 24 日报道,英伟达首席执行官黄仁勋表示,为了批准三星电子的供货,正在尽快进行工作,正在讨论 HBM3E 8 层堆叠和 12 层堆叠都接受供货的方案。
而与之形成鲜明对比的,是 SK 海力士的 HBM3E 早已成为英伟达指定供应商,不出意外的话,B200 芯片首批出货只会使用 SK 海力士的 HBM。
DRAM 折戟
而后是存储行业的顶梁柱—— DRAM,三星也出现了颓势。
三星过去在 DRAM 领網域独步全球的原因很简单,就是把微缩工艺技术做到了遥遥领先。DRAM 微缩工艺的重要性在于它直接影响产品性能。随着电路线宽的缩小,DRAM 的集成度提高,从而提升了性能和电源效率。这意味着电子设备的响应速度更快,电池消耗更少。此外,随着可以从一块晶圆上制造的半导体数量增加,生产效率也得到了提高。
DRAM 微缩工艺从 30 纳米、20 纳米逐步演进到 10 纳米,三星电子在此过程中一直占据压倒性优势。10 纳米级 DRAM 按 1x(第一代)-1y(第二代)-1z(第三代)-1a(第四代)-1b(第五代)的顺序生产。三星早在 2016 年第一季度就宣布率先量产 10 纳米级 1x 工艺,而 SK 海力士和美光则几乎晚了整整一年才开始量产,从 10 纳米级的 1x 到 1z,三星都是毋庸置疑的第一,从技术和市场上都对另外两家形成了碾压之势。
但是变数就出现在了第四代上,2021 年 1 月,美光宣布率先量产 10 纳米级第四代(1a)DRAM,改变了过往三星具备绝对统治力的格局。随着 DRAM 进入 10 纳米级工艺,微缩技术难度大幅增加,过去通过改良氟化氩(ArF)光刻设备来推进的微缩工艺已达到极限,从 2022 年开始,大家普遍认为三星、SK 海力士和美光的 DRAM 技术本质上已处于同一水平线上,
在氟化氩设备达到极限的现阶段,极紫外(EUV)光刻设备登上了舞台,作为利用极紫外光在芯片上刻画超微细电路的下一代半导体生产设备,其被视为突破现有设备技术限制的替代方案。
在 10 纳米级第四代开发工艺中,三星和 SK 海力士率先引入了 EUV 光刻技术,而美光的做法稍有不同,它采用了传统光刻设备进行多次细微电路刻画的 " 多重图案化 " 技术,从而更快地实现了微缩工艺转换。尽管这种方法不需要完全改变现有方式,但由于需要多次刻画电路,也会带来工艺步骤增加,生产效率下降等问题。
三星电子在 10 纳米级第四代时微缩工艺转换速度变慢的原因,被分析认为是研发组织的官僚化和 EUV 工艺转换中的试验错误等多种因素共同作用的结果。三星电子的一位高层人士解释说:" 在微缩工艺进入 10 纳米级时,芯片设计和生产的复杂性增加,而管理层在获得下一代技术方面显得过于自满,特别是 EUV 设备在优化 DRAM 生产上花费了相当长的时间。"
尽管在今年 5 月,三星成为第一家开始生产第五代 10nm ( 1b ) DDR5 DRAM 的内存制造商,比 SK Hynix 提前 10 天,但这种领先并未保持多久。
SK 海力士在今年 8 月底表示,已经开发出第六代 10 nm(1c)16Gb DDR5 DRAM,成为第一家实现这一目标的内存制造商,领先于国内竞争对手三星,其表示,将于明年开始供应其最新款 DRAM。
对于三星来说,HBM 或许是一个小小的失利,而 DRAM 的落后似乎已经敲响了警钟。
NAND 露怯
最后是 NAND,三星也输给了 SK 海力士
在 SK 海力士量产 300 层 NAND 前,NAND 业界最高堆叠层数为 200 多层,而由它率先推出 300 层产品的消息,让三星内部感受到了危机感。
值得一提的是,最早将 NAND 单元从水平排列转为垂直堆叠的技术正是由三星电子在 2013 年推出的 "V-NAND"。自那以后,NAND 行业便以堆叠层数的提升作为技术竞争的标准。一位三星电子内部人士表示:" 在上一代产品中,我们曾通过调整量产准备的评价基准或条件,努力抢占首发开发时点,但如今面对 SK 海力士日益增强的技术实力,这也变得不易。"
过去几年时间,三星、SK 海力士、美光一直在 NAND 展开竞争。美光于 2021 年初先于三星、SK 海力士量产 176 层 NAND 闪存,并于 2022 年底率先商用化 232 层产品,一度被评价具有技术优势。不过,在 2023 年 5 月生产出全球首款 238 层产品后,SK 海力士以先发 300 层产品的方式,在三大存储公司中占据领先地位。另一方面,三星电子预计将跳过 300 层 NAND 闪存,专注于 400 层 NAND。
有意思的是,虽然过去 NAND 闪存相较于 DRAM 在 AI 市场的红利中所获不多,但近期情况发生了变化。为了支持数据中心的 AI 计算,对快速且高性能的固态硬碟(磁碟)的需求迅速增加,企业级 磁碟(e磁碟)成为增长热点,其需求量正迅速逼近 HBM 的水平。SK 海力士正成为 AI 驱动 NAND 需求增长的最大受益者之一,2023 年第三季度,SK 海力士的 e磁碟 销售额同比增长了 430%,占其整体 磁碟 销售额的 60%。
SK 海力士正在加速扩展以 e磁碟 为核心的 NAND 竞争力。最近,SK 集团会长崔泰源接任 SK 海力士子公司 Solidigm 的董事会主席。Solidigm 是唯一实现四阶单元(QLC)NAND 量产的企业,并引领着 e磁碟 的供应。QLC 每个存储单元可容纳 4 比特数据,具有更高的容量效率,因此被认为是满足 AI 数据中心高容量需求的理想选择。
韩国业内人士指出:"AI 数据中心比 PC 和移动设备更需要高容量和高速度的存储设备。虽然 磁碟 性能优于 HDD,但价格一直是门槛,而基于 QLC 的产品因其在容量和成本效率上的优势,正受到 AI 数据中心的青睐。"
对于三星来说,NAND 是必须守住的最后防线。一直稳居存储行业龙头的三星,正因 AI 带来的行业变化,先后在 HBM 和 DRAM 市场中被 " 多年老二 "SK 海力士追赶甚至超越。在 HBM 市场,SK 海力士已完全占据最大客户英伟达的订单;而在下一代 DRAM(D1c)量产竞赛中,SK 海力士也被认为稍占优势。
一位业内人士表示:" 如果继 DRAM 和 HBM 之后,连 NAND 领網域也被三星允许 SK 海力士追赶成功,那么对于 SK 海力士来说,将形成象征性意义的‘三连击’。尽管目前三星的市场份额仍然遥遥领先,但 SK 海力士依托快速增长的 e磁碟 市场,有可能迅速缩小这一差距。"
至于三星的 400 层 NAND,距离量产还有相当长一段时间。据了解,三星计划于 2026 年推出被视为 "AI 时代必备半导体 " 的 " 大容量、高散热 " 新型产品—— BV NAND 闪存(Bonding Vertical NAND Flash)。
这一新概念产品结合了三星在 2013 年全球首创的 V NAND 技术(通过垂直堆叠存储单元以最大化容量)和新型接合(Bonding)技术,可以实现超过 400 层的垂直堆叠。
根据《韩国经济日报》28 日获取的三星存储半导体开发计划,DS 部门计划于 2026 年开始生产 400 层以上堆叠的 BV NAND。目前,NAND 闪存在一片晶圆上设计有负责控制的外围电路(Peripheral Circuit),在其上方最多堆叠 286 层存储单元。然而,由于在单元堆叠过程中下方外围电路的损坏及散热能力下降,难以进一步增加堆叠高度。
三星表示,其采用了一种新型键合技术:先完成存储单元的堆叠,再将另一片晶圆上制造的外围电路接合到单元之上,这一技术将大幅提升产品的性能和稳定性。
三星大肆宣传自己的 400 层 NAND 已在路上,但目前在堆叠上的落后已经形成,恐怕短时间内难以挽回。
前所未有大变革
面对三大技术的落后,三星又开始了大刀阔斧的改革。
据韩媒报道,三星在 11 月 27 日对其半导体部门领导层进行了大规模调整,任命了内存和代工业务的新负责人,同时保持了副会长郑英贤和韩宗熙的双重领导地位。这些变动是公司为提升全球芯片市场竞争力而进行的 2025 年度高管换届的一部分。
此次三星人事调整包括两位高管晋升为总裁,另外七人被任命到新岗位。负责设备解决方案(DS)部门的副会长郑英贤将直接监管内存业务,接替总裁李正培。郑英贤将在七年后重返这一角色,上一任内存部门领导职务是在 2017 年。
面临困难的代工业务在经历了数次季度亏损后,将由前设备解决方案美国公司总裁兼执行副总裁韩晋满领导。韩晋满此次晋升为总裁,拥有丰富的 DRAM 和 NAND 闪存设计以及芯片部门战略营销经验。
为提升代工部门的竞争力,三星设立了新的首席技术官(CTO)职位,并任命前 FAB 工程与运营总裁南锡宇担任该职务。南锡宇是半导体工艺开发和制造专家,曾领导三星半导体研发中心的所有内存产品的工艺开发。
三星电子半导体技术负责人近日表示,对当前三星电子股价的下跌表现出信心,认为 " 只需一年时间便可恢复 "。他还强调,下一代 DRAM 和 NAND 闪存技术正按计划推进,不会出现任何延误。据悉,三星电子最快将在 27 日进行管理层调整,业界关注这次调整是否会对半导体部门(DS 部门)进行大幅度人事更替。
值得一提的是,三星电子设备解决方案(DS)部门首席技术官(CTO)宋在赫日前面向半导体研究所员工还进行了管理现状说明会。他表示:" 在私下场合,经常有人问起三星电子的股价,我也是这样回答的。" 半导体研究所是三星电子 DS 部门的核心组成部分,专注于下一代半导体器件结构与工艺技术的研发,被视为研发的 " 大腦 "。
宋在赫的发言显示了对顺利推进下一代技术开发的信心。他指出,用于下一代产品 10 纳米(nm,十亿分之一米)以下 DRAM 的核心技术正在稳步开发中。业界通常以电路线宽作为评判 DRAM 性能的标准。当前商用的 DRAM 产品为 10 纳米级技术,已经历第一代、第二代和第三代的技术演进。
然而,当 DRAM 的电路线宽小于 10 纳米时,现有结构难以突破微缩化极限,因此需要引入新结构(如 VCT)以及支撑该结构的核心技术。尤其在 10 纳米以下技术中,存储数据的单元被设计为垂直结构是其显著特点。宋 CTO 当天所提及的 " 低温结技术 " 和 " 接合技术 " 正是支持新结构的代表性关键技术。
他表示:" 低温结技术和接合技术的开发均按照今年设定的时间表顺利推进。" 结(Junction)指的是两种具有不同特性的半导体材料结合的界面。通常情况下,制造结时需要对接合部位进行高温处理,类似于将新砖块嵌入坚硬的砖墙结构时需要加热砖墙以创造缝隙。然而,在垂直单元结构中,高温可能会损坏已完成层的电路或器件,因此低温技术具有优势。此外,由于单元采用垂直堆叠,连接上下晶圆的接合技术也成为关键。
宋在赫还对 NAND 闪存技术表示了信心。他强调,下一代 NAND 产品 V10 的开发也将按目标性能和时间表推进。
对于如今的三星来说,只能靠奋起直追来弥补已经形成的差距。
写在最后
需要注意的是,三星当然不是全面落后,作为和一度和英特尔平起平坐的芯片巨头,还是有些压箱底的技术在的。
例如,在今年 10 月,三星展示了其在 CXL 技术方面的进展,CXL 是一种旨在提高 CPU、GPU 和内存之间数据传输效率和速度的技术,有望在下一代 AI 和计算工作负载中发挥关键作用,其计划在 2024 年底前量产符合 CXL 2.0 協定的 256GB CMM-D,且同联想一道完成了业界首个 128GB CMM-D CXL 内存模块联合验证。
又比如,在今年 11 月,三星分享了它在 PIM(内存处理)上的进展,这是一种新型 AI 芯片,可同时存储和处理数据,从而显着降低功耗,其于 2021 年开发了首款 HBM-PIM 芯片,将 AI 处理器集成到 HBM 芯片中以优化效率,目前三星正在和 AMD 合作来推进这一技术的发展。
但三星和英特尔一样尴尬的是,这些看起来领先的技术短时间内无法快速转化市场中的竞争力,它给出了一张看似美好的蓝图,但怎么样变为现实,这或许是许多人真正关心的。